上海星思半导体申请用于 DDR 的跨时钟域电路、物理接口收发器与通信系统专利,解决现有技术中高吞吐量的 DDR 跨时钟域功耗较高的技术问题

金融界 2024 年 8 月 29 日消息,天眼查知识产权信息显示,上海星思半导体有限责任公司申请一项名为“用于 DDR 的跨时钟域电路、物理接口收发器与通信系统“,公开号 CN202310167348.9,申请日期为 2023 年 2 月。

专利摘要显示,本申请提供了一种用于 DDR 的跨时钟域电路、物理接口收发器与通信系统。该跨时钟域电路包括第一 FIFO 模块、第二 FIFO 模块和合并模块。其中,第一 FIFO 模块,用于工作在 DDR 时钟的上升沿触发模式;第二 FIFO 模块,用于工作在 DDR 时钟的下降沿触发模式;合并模块,用于对第一 FIFO 模块和第二 FIFO 模块的输出数据进行合并。本方案中通过在接收路上设置双 FIFO 模块来处理 DDR 数据,使得单 FIFO 模块的主频得到降低,保证了物理接口收发器的整体的功耗较低,以及提升了吞吐率,从而解决了现有技术中高吞吐量的 DDR 跨时钟域的功耗较高的技术问题,进而能够较好地满足高吞吐的 LPDDR 的需求。